Synopsys entwickelt LPDDR6 mit Rekordbandbreite auf TSMC N2P-Prozess weiter
Synopsys gab die erfolgreiche Bring-Up-Verifizierung des LPDDR6-IP-Blocks, erstellt mit TSMC N2P-ProzesstechnologieDieser Meilenstein bedeutet, dass die IP-Integration ihren ersten Durchlauf auf Silizium abgeschlossen hat und für weitere Lizenzierungen durch Partner bereit ist. Laut Synopsys zeigen der Controller und die PHY-Schnittstelle der neuen Lösung bereits Durchsatz bis zu 86 GB/s, was dem aktuellen Niveau entspricht JEDEC-Standard.

Dank N2P-Funktionen, einschließlich erweiterter Metal-Stacks und I/O-Bibliothekenkonnten wir den Stromverbrauch und die Chipfläche reduzieren. Dies macht die neue IP besonders relevant für eingebettete KI-Plattformen und energieeffiziente Lösungen, einschließlich Smartphones und Laptops. Das Gerät enthält einen Controller, der alle JEDEC-Funktionen unterstützt, einschließlich Zeitsteuerung und energiesparender Zustandsübergänge.
Besonders hervorgehoben wird, dass das N2P-Verfahren das Beste auf dem Markt bietet PPA-Indikatoren (Leistung, Leistung, Fläche), was die für LPDDR6 erforderliche hohe Logikdichte ermöglicht. Die Standardspezifikation selbst bietet bis zu 14,4 GB/s pro Pin, das bei optimaler Implementierung potenziell einen Durchsatz von über 115 GB/s liefern könnte.
LPDDR6 wird voraussichtlich 2026 auf den Mainstream-Markt kommen, und Synopsys geht davon aus, dass sein geistiges Eigentum zu einer Schlüsselkomponente in mobilen und KI-orientierten SoCs wird. Dieses neue Produkt zeigt, wie fortschrittliche Lithografietechnologien die Einführung neuer Speicherstandards in kommerziellen Geräten beschleunigen können.




